|
服务说明 提供Intel(ALTERA)、XILINX、紫光同创(国产FPGA)课后VHDL\Verilog HDL实验源码和资料 第9章 Verilog Test Bench仿真与时序分析.pdf 提供课后配套实验(基于Intel、紫光同创、XILINX VHDL\Verilog HDL) 内 容 简 介 本书根据课堂教学和实验操作的要求,以提高实际工程设计能力为目的,深入浅出地对EDA技术、VHDL/Verilog HDL硬件描述语言、FPGA开发应用及相关知识做了系统和完整的介绍,使读者通过本书的学习并完成推荐的实验,能初步了解和掌握EDA的基本内容及实用技术。 本书包括EDA的基本知识、常用EDA工具的使用方法和目标器件的结构原理、以向导形式和实例为主的方法介绍的多种不同的设计输入方法、对VHDL/Verilog的设计优化以及基于EDA技术的典型设计项目。各章都安排了习题或针对性较强的实验与设计。书中列举的大部分VHDL/Verilog设计实例和实验示例实现的EDA工具平台是Quartus II 13.1/16.1,硬件平台是Cyclone IVE/10LC系列FPGA,并在EDA实验系统上通过了硬件测试。 本书可作为高等院校电子工程、通信、工业自动化、计算机应用技术、电子对抗、仪器仪表、数字信号或图像处理等学科的本科生或研究生的电子设计、EDA技术课程和VHDLVerilog HDL硬件描述语言的教材及实验指导书,同时也可作为相关专业技术人员的自学参考书。 |